阀块
RISC-V架构!北航团队(彻底自研)混合概率核算SoC芯片!
据光明日报报导,北京航空航天大学电子信息工程学院李洪革教授团队,研制了一款彻底自主知识产权的开源RISC-V架构的高容错抗干扰、高能效的推翻性核算芯片——混合概率核算SoC芯片,该芯片从数系表明(推翻二进制数)、核算算法(存内核算)以及异构核算系统架构(SoC)等方面完成了推翻性立异作业。该作业创始了以混合概率数为核算根底的新的核算范式,为我国高性能智能核算供给了从数系表明到芯片完成的原始立异。
算力是衡量一个国家工业根底才能的要害目标。高算力或高能效比是智能核算的中心,但是,当时核算芯片技能的面临着功耗墙和系统墙两类巨大应战。一是传统芯片没办法脱节二进制数信息带着功率与高功耗的对立(功耗墙);二对错硅基芯片无法与传统CMOS芯片及其核算系统直接通讯等难题(系统墙)。
为了处理以上问题,该团队一向研讨非二进制数的核算机理及芯片,提出了一种全新的二进制数和随机概率数表明的混合概率数(Hybrid Stochastic Number,HSN)。李洪革介绍,概率核算是凭借CMOS芯片逻辑“高电平”所占某确认时间内的概率来表明数。也便是数产生的“高电平”脉冲的频率表明其概率值。
该研讨初次分析并一致了二进制数、传统概率数以及混合概率数三种数系间的数理联系,构建了三种数系间的数学表征并分析其高容错、抗干扰和高能效比等特性,敞开了新核算范式结构的智能核算芯片,为硅基核算芯片处理功耗墙和系统墙问题奠定了根底。
现在,该技能正在进行转化,首要运用在在触控辨认、外表显现、飞控核算等智能操控范畴。李洪革表明,团队正在研讨混合概率核算专属扩展指令集及其微架构,开发语音图画处理、智能核算(含大模型AI加快)以及各种杂乱核算等功能。片上专用算子时延在微秒级,满意专用硬件核算和灵敏可变软件核算的多重需求。(文章来自:光明日报)
芯榜正精心编撰《RISC-V 2030 研讨陈述 - 趋势、猜测和竞赛》白皮书,此陈述对观察 RISC-V 未来走向含义严重。鉴于 RISC-V 生态构建需多方携手,诚邀贵企业参加。咱们希望会聚职业力气,全面分析商场,供给深度见地 。
RISC-V 对我国至关重要,它是打破国外芯片技能封闭、完成自主可控的要害途径,利于下降企业研制本钱,助力我国在全球芯片竞赛中完成弯道超车。
若贵企业有意参加,欢迎增加微信 105887(注明 RISC-V),共筑 RISC-V 美好未来 。